LPDDR5/5X存储器芯片可以或许同时支撑两套时序参数:一套面向全速运行,另一套用于较低速度、以降低功耗为目标的运行模式。 这一设计有助于延长移动设备电池续航,而移动终正派是LPDDR5/5X芯片与模组的典范应用处景,同时,跟着LPDDR5/5X在数据中间范畴的采取率晋升,该才能也将被更多办事器与高机能计算体系应用。

此次更新的JESD406-5标准重点记录了在高速模式与低功耗模式之间进行切换时,用于计算切换时光的关键参数,使这一特点更易于在体系层面落地,实现更高效的功耗治理并晋升整系一切机能。 经由过程在SPD中明白这些参数,主板与控制器可以在模式切换过程中更精准地控制恢复时光窗口,从而在保障稳定性的前提下更积极地进行机能与功耗的动态均衡。

JEDEC SPD工作组主席Bill Gervasi表示,跟着人工智能以及其他高负载应用加快成长,降低计算体系的能耗已变得愈发急切。 他指出,此次对JESD406-5标准的更新,是赞助体系在保持较低功耗的同时实现机能优化的重要推动力量。

点赞(0) 打赏

评论列表 共有 0 条评论

暂无评论

微信小程序

微信扫一扫体验

立即
投稿

微信公众账号

微信扫一扫加关注

发表
评论
返回
顶部