
爆料信息显示,EPYC Venice的核心晋升重要得益于新一代Zen 6C CCD,每颗Zen 6C CCD可容纳32颗核心,较前一代Zen 5C的16核设计直接翻倍,使AMD能在仅应用8颗CCD的情况下,达到更高的256核心设备。
此外,缓存设备也获得了进级,每颗Zen 6C CCD内置128MB L3缓存,使得整颗处理器的L3缓存总容量高达1GB。
在制程策略上,EPYC Venice的CCD采取台积电2纳米(N2P)制程,以寻求极致机能;而负责I/O的IO Die则保持6纳米制程。
值得留意的是,EPYC Venice改用了双IO Die架构,两颗IO Die的总面积达750mm²,远超前代的单一IO Die设计。
这意味着内存通道、PCIe与CXL扩大才能将大年夜幅晋升,更有利于支撑AI办事器中GPU与高速收集设备的密集安排。


发表评论 取消回复